出版社:北京航空航天大学出版社
年代:2017
定价:48.0
本教材针对最新的IEEE Verilog-2009为基础讲解VerilogHDL语言语法和设计方法,结合当前电子信息工程、微电子科学与工程、信号与通信工程等实际需求,在符合全日制教学大纲的课时规定的基础上重新编写了教材。该教材满足了EDA基础类教学需求和工程技术。具体内容如下,第一章概述,讲述了硬件描述语言的历史起源和工程应用发展概况等。第二章介绍Verilog硬件描述语言基础,其中包含基本语法、端口声明、模块与层次等几部分。第三章介绍了Verilog语法中数据类型、系统任务与编译指令、表达式以及IEEE-1995和IEEE-2001标准对比。第四章描述介绍了设计建模和用户自定义原语(UDP)规则等,其中包括逻辑建模、数据流建模和用户自定义原语等几个部分。第五章介绍行为描述,主要包括行为模型、过程赋值语句、行为语句和任务函数等几个部分。第六章介绍了Verilog语言中测试平台和仿真,其中具体为测试平台、波形生成、数据显示与文件访问以及典型仿真实例。第七章讲述了基本数字电路采用Verilog语言的设计方法和案例,从组合逻辑电路和时序逻辑电路两个部分介绍。第八章介绍了有限状态机基础概念、类型和设计方法、编码风格、优化设计等方面。第九章介绍了时序、逻辑综合与验证。本章从时序概念、延迟种类、时序检查反标入手讨论逻辑综合的方法、优化和必要性;基于工程实例介绍验证分析方法。第十章介绍了仿真器使用方法和基础模块、复杂逻辑模块等设计案例。第十一章讨论分析了三种复杂逻辑系统的代码设计和仿真验证。
书籍详细信息 | |||
书名 | Verilog硬件描述语言与设计站内查询相似图书 | ||
9787512421424 如需购买下载《Verilog硬件描述语言与设计》pdf扫描版电子书或查询更多相关信息,请直接复制isbn,搜索即可全网搜索该ISBN | |||
出版地 | 北京 | 出版单位 | 北京航空航天大学出版社 |
版次 | 1版 | 印次 | 1 |
定价(元) | 48.0 | 语种 | 简体中文 |
尺寸 | 19 × 26 | 装帧 | 平装 |
页数 | 印数 |
Verilog硬件描述语言与设计是北京航空航天大学出版社于2017.2出版的中图分类号为 TP312 的主题关于 硬件描述语言-程序设计 的书籍。
杜建国, 编著
郑信源, 编著
姜雪松等, 编著
王秀娟, 魏坚华, 贾熹滨, 陈军成, 编著
贾熹滨, 编著
(英) 萨瑟兰 (Sutherland,S.) 等, 著
刘明业等, 编著
肖闽进, 主编
曲波, 等编著