自己动手写CPU

自己动手写CPU

雷思磊, 著

出版社:电子工业出版社

年代:2014

定价:89.0

书籍简介:

本书分为三篇。第一篇是理论篇,介绍了指令集架构、Verilog HDL的相关知识。第二篇是基础篇,采用增量模型,实现了教学版OpenMIPS处理器。第三篇是进阶篇,通过为教学版OpenMIPS添加Wishbone总线接口,从而实现了实践版OpenMIPS处理器,并与SDRAM控制器、GPIO模块、Wishbone总线互联矩阵等模块组成一个小型SOPC,然后下载到FPGA芯片以验证实现效果,最后为实践版OpenMIPS处理器移植了嵌入式实时操作系统μC/OS-II。

作者介绍:

雷思磊,理工男,好静,倡导低碳生活,常以环保人士自居,喜读书,自幼笃信“博观而约取 厚积而薄发”,是故,所读书籍甚为驳杂,年近而立,尚不确定根本兴趣目标,一日,驻足书架之前,细览所读书籍,惊觉随岁月增长,关注点依次从应用编程、操作系统、驱动设计转移至处理器结构,此一脉络极其清晰,遂如醍醐灌顶,幡然醒悟,原来余根本兴趣目标在“底层”,在于从根本上理解世界之运行,遂耗数年时间钻研处理器工作原理,乃有些微收获,拙作当为数年辛苦之小结,然学无止境,科技发展亦日新月异,唯有持续钻研,方能大成,屈子曰:路漫漫其修远兮,吾将上下而求索。此言甚是,余定谨记而遵行之。

书籍目录:

第一篇 理论篇

第1章 处理器与MIPS

1.1 计算机的简单模型

1.1.1 计算机的简单组成模型

1.1.2 计算机的简单使用模型

1.2 架构与指令集

1.2.1 CISC与RISC

1.2.2 主要的几种ISA

1.3 MIPS指令集架构的演变

1.4 MIPS32指令集架构简介

1.4.1 数据类型

1.4.2 寄存器

1.4.3 字节次序

1.4.4 指令格式

1.4.5 指令集

1.4.6 寻址方式

1.4.7 协处理器CP

1.4.8 异常

1.5 本书的目标与组织方式

第2章 可编程逻辑器件与Verilog HDL

2.1 可编程逻辑器件概述

2.2 基于PLD的数字系统设计流程

2.2.1 设计输入

2.2.2 综合

2.2.3 布局布线

2.2.4 下载

2.2.5 仿真

2.2.6 工具介绍

2.3 Verilog HDL简介

2.4 Verilog HDL中模块的结构

2.5 Verilog HDL基本要素

2.5.1 常量

2.5.2 变量声明与数据类型

2.5.3 向量

2.5.4 运算符

2.6 Verilog HDL行为语句

2.6.1 过程语句

2.6.2 赋值语句

2.6.3 条件语句

2.6.4 循环语句

2.6.5 编译指示语句

2.6.6 行为语句的可综合性

2.7 电路设计举例

2.8 仿真

2.8.1 系统函数

2.8.2 Test Bench

2.8.3 ModelSim仿真

2.9 本章小结

第二篇 基础篇

第3章 教学版OpenMIPS处理器蓝图

3.1 系统设计目标

3.1.1 设计目标

3.1.2 五级整数流水线

3.1.3 指令执行周期

3.2 教学版OpenMIPS处理器接口

3.3 文件说明

3.4 实现方法

第4章 第一条指令ori的实现

4.1 ori指令说明

4.2 流水线结构的建立

4.2.1 流水线的简单模型

4.2.2 原始的OpenMIPS五级流水线结构

4.2.3 一些宏定义

4.2.4 取指阶段的实现

4.2.5 译码阶段的实现

4.2.6 执行阶段的实现

4.2.7 访存阶段的实现

4.2.8 回写阶段的实现

4.2.9 顶层模块OpenMIPS的实现

4.3 验证OpenMIPS实现效果

4.3.1 指令存储器ROM的实现

4.3.2 最小SOPC的实现

4.3.3 编写测试程序

4.3.4 建立Test Bench文件

4.3.5 使用ModelSim检验OpenMIPS实现效果

4.4 MIPS编译环境的建立

4.4.1 VisualBox的安装与设置

4.4.2 GNU工具链的安装

4.4.3 使用GNU工具进行编译

4.4.4 使用GNU工具进行链接

4.4.5 得到ROM初始化文件

4.4.6 编写Makefile文件

4.5 第一条指令实现小结

第5章 逻辑、移位操作与空指令的实现

5.1 流水线数据相关问题

5.2 penMIPS对数据相关问题的解决措施

5.3 测试数据相关问题解决效果

5.4 逻辑、移位操作与空指令说明

5.5 修改OpenMIPS以实现逻辑、移位操作与空指令

5.5.1 修改译码阶段的ID模块

5.5.2 修改执行阶段的EX模块

5.6 测试程序1——测试逻辑操作实现效果

5.7 测试程序2——测试移位操作与空指令实现效果

5.8 小结

第6章 移动操作指令的实现

6.1 移动操作指令说明

6.2 移动操作指令实现思路

6.2.1 实现思路

6.2.2 新的数据相关情况的解决

6.2.3 系统结构的修改

6.3 修改OpenMIPS以实现移动操作指令

6.3.1 HI、LO寄存器的实现

6.3.2 修改译码阶段的ID模块

6.3.3 修改执行阶段

6.3.4 修改访存阶段

6.3.5 修改回写阶段

6.3.6 修改OpenMIPS顶层模块

6.4 测试程序

第7章 算术操作指令的实现

7.1 简单算术操作指令说明

7.2 简单算术操作指令实现思路

7.3 修改OpenMIPS以实现简单算术操作指令

7.3.1 修改译码阶段的ID模块

7.3.2 修改执行阶段的EX模块

7.4 测试简单算术操作指令实现效果

7.5 流水线暂停机制的设计与实现

7.5.1 流水线暂停机制设计

7.5.2 流水线暂停机制实现

7.6 乘累加、乘累减指令说明

7.7 乘累加、乘累减指令实现思路

7.7.1 实现思路

7.7.2 系统结构的修改

7.8 修改OpenMIPS以实现乘累加、乘累减指令

7.8.1 修改译码阶段的ID模块

7.8.2 修改执行阶段的EX模块

7.8.3 修改EX/MEM模块

7.8.4 修改OpenMIPS模块

7.9 测试乘累加、乘累减指令实现效果

7.10 除法指令说明

7.11 除法指令实现思路

7.11.1 试商法

7.11.2 实现思路

7.11.3 系统结构的修改

7.12 修改OpenMIPS以实现除法指令

7.12.1 增加DIV模块

7.12.2 修改译码阶段的ID模块

7.12.3 修改执行阶段的EX模块

7.12.4 修改OpenMIPS模块

7.13 测试除法指令实现效果

7.14 数据流图的修改

第8章 转移指令的实现

8.1 延迟槽

8.2 转移指令说明

8.3 转移指令实现思路

8.3.1 实现思路

8.3.2 数据流图的修改

8.3.3 系统结构的修改

8.4 修改OpenMIPS以实现转移指令

8.4.1 修改取指阶段的PC模块

8.4.2 修改译码阶段

8.4.3 修改执行阶段的EX 模块

8.4.4 修改OpenMIPS模块

8.5 测试转移指令的实现效果

8.5.1 测试跳转指令

8.5.2 测试分支指令

第9章 加载存储指令的实现

9.1 加载存储指令说明

9.1.1 加载指令lb、lbu、lh、lhu、lw说明

9.1.2 存储指令sb、sh、sw说明

9.1.3 加载存储指令用法示例

9.1.4 加载指令lwl、lwr说明

9.1.5 存储指令swl、swr说明

9.2 加载存储指令实现思路

9.2.1 实现思路

9.2.2 数据流图的修改

9.2.3 系统结构的修改

9.3 修改OpenMIPS以实现加载存储指令

9.3.1 修改译码阶段

9.3.2 修改执行阶段

9.3.3 修改访存阶段

9.3.4 修改OpenMIPS顶层模块

9.4 修改最小SOPC

9.4.1 添加数据存储器RAM

9.4.2 修改最小SOPC

9.5 测试程序

9.6 链接加载指令ll、条件存储指令sc说明

9.7 ll、sc指令实现思路

9.7.1 实现思路

9.7.2 数据流图的修改

9.7.3 系统结构的修改

9.8 修改OpenMIPS以实现ll、sc指令

9.8.1 LLbit寄存器的实现

9.8.2 修改译码阶段的ID模块

9.8.3 修改访存阶段

9.8.4 修改OpenMIPS模块

9.9 测试ll、sc指令实现效果

9.10 load相关问题

9.10.1 load相关问题介绍

9.10.2 解决方法

9.11 修改OpenMIPS以解决load相关问题

9.11.1 修改译码阶段的ID模块

9.11.2 修改OpenMIPS模块

9.12 测试load相关问题解决效果

9.13 小结

第10章 协处理器访问指令的实现

10.1 协处理器介绍

10.2 协处理器CP0中的寄存器

10.3 协处理器CP0的实现

10.4 协处理器访问指令说明

10.5 协处理器访问指令实现思路

10.5.1 实现思路

10.5.2 数据流图的修改

10.5.3 系统结构的修改

10.6 修改OpenMIPS以实现协处理器访问指令

10.6.1 修改译码阶段

10.6.2 修改执行阶段

10.6.3 修改访存阶段

10.6.4 修改OpenMIPS模块

10.7 测试程序

第11章 异常相关指令的实现

11.1 MIPS32架构中定义的异常类型

11.2 精确异常

11.3 异常处理过程

11.4 异常相关指令介绍

11.4.1 自陷指令

11.4.2 系统调用指令syscall

11.4.3 异常返回指令eret

11.5 异常处理实现思路

11.5.1 实现思路

11.5.2 修改数据流图

11.5.3 修改系统结构

11.6 修改OpenMIPS以实现异常处理

11.6.1 修改取指阶段

11.6.2 修改译码阶段

11.6.3 修改执行阶段

11.6.4 修改访存阶段

11.6.5 修改协处理器CP

11.6.6 修改控制模块CTRL

11.6.7 修改OpenMIPS

11.7 再次修改最小SOPC

11.8 测试程序

11.8.1 测试程序1——测试系统调用异常

11.8.2 测试程序2——测试自陷异常

11.8.3 测试程序3——测试时钟中断

11.9 教学版OpenMIPS处理器

实现小结

第三篇 进阶篇

第12章 实践版OpenMIPS处理器设计与实现

12.1 实践版OpenMIPS处理器的设计目标

12.2 Wishbone总线介绍

12.2.1 Wishbone总线接口说明

12.2.2 Wishbone总线单次读操作的过程

12.2.3 Wishbone总线单次写操作的过程

12.2.4 SEL_O/SEL_I信号说明

12.3 实践版OpenMIPS处理器接口

12.4 实践版OpenMIPS处理器的实现思路

12.4.1 实现思路

12.4.2 修改系统结构

12.5 从教学版OpenMIPS到实践版OpenMIPS

12.5.1 Wishbone总线接口模块的实现

12.5.2 修改CTRL模块

12.5.3 修改OpenMIPS顶层模块

12.6 实践版OpenMIPS处理器实现小结

第13章 基于实践版OpenMIPS的小型SOPC

13.1 小型SOPC的结构

13.2 Wishbone总线互联矩阵WB_CONMAX

13.3 GPIO

13.4 UART控制器

13.4.1 UART简介

13.4.2 UART16550 IP核介绍

13.5 Flash控制器

13.5.1 Flash简介

13.5.2 Flash控制器的设计

13.5.3 Flash控制器的实现

13.6 SDRAM控制器

13.6.1 SDRAM简介

13.6.2 SDRAM CONTROLLERIP核

13.7 实现基于实践版OpenMIPS的小型SOPC

13.8 本章小结

第14章 验证实践版OpenMIPS处理器

14.1 DE2平台简介

14.2 测试需要的硬件连接

14.3 QuartusII工程建立

14.4 测试步骤说明

14.5 测试一——GPIO实验

14.5.1 测试内容

14.5.2 测试程序

14.5.3 编译测试程序

14.5.4 将测试程序写入Flash芯片

14.5.5 下载小型SOPC到DE

14.5.6 测试效果

14.6 测试二——UART实验

14.6.1 测试内容

14.6.2 测试程序

14.6.3 测试效果

14.7 测试三——模拟操作系统的加载过程

14.7.1 测试内容

14.7.2 测试程序BootLoader

14.7.3 测试程序SimpleOS

14.7.4 将测试程序写入Flash

14.7.5 测试效果

14.8 本章小结

第15章 为OpenMIPS处理器移植μC/OS-II

15.1 为什么需要操作系统

15.2 嵌入式实时操作系统介绍

15.3 μC/OS-II简介

15.4 μC/OS-II特点

15.5 μC/OS-II的几个概念

15.5.1 任务

15.5.2 任务调度

15.5.3 任务切换

15.5.4 μC/OS-II的中断处理

15.5.5 时钟节拍

15.5.6 μC/OS-II的初始化

15.5.7 μC/OS-II的启动

15.6 μC/OS-II的基本功能

15.6.1 任务间的通信与同步

15.6.2 任务管理

15.6.3 时间管理

15.6.4 内存管理

15.7 μC/OS-II的文件体系

15.8 μC/OS-II的移植条件

15.9 C语言中使用汇编代码

15.10 MIPS函数调用规范

15.10.1 寄存器使用规范

15.10.2 参数传递

15.10.3 函数返回值

15.10.4 堆栈布局

15.10.5 示例

15.11 μC/OS-II在OpenMIPS处理器上的移植

15.11.1 文件目录的建立

15.11.2 修改os_cpu.h文件

15.11.3 修改os_cpu_a.S文件

15.11.4 修改os_cpu_c.c文件

15.12 测试程序

15.12.1 创建openmips.h文件

15.12.2 创建openmips.c文件

15.13 编译指示文件的建立

15.14 OpenMIPS处理器运行移植后的μC/OS-II

15.1 5 本章小结

附录A 教学版OpenMIPS各个模块的接口说明

A.1 PC模块接口说明

A.2 IF/ID模块接口说明

A.3 ID模块接口说明

A.4 Regfile模块接口说明

A.5 ID/EX模块接口说明

A.6 EX模块接口说明

A.7 DIV模块接口说明

A.8 EX/MEM模块接口说明

A.9 MEM模块接口说明

A.10 MEM/WB模块接口说明

A.11 CP0模块接口说明

A.12 LLbit模块接口说明

A.13 HILO模块接口说明

A.14 CTRL模块接口说明

附录B OpenMIPS实现的所有指令及对应的机器码

B.1 逻辑操作指令

B.2 移位操作指令

B.3 移动操作指令

B.4 算术操作指令

B.5 转移指令

B.6 加载存储指令

B.7 协处理器访问指令

B.8 异常相关指令

B.9 空指令及其他指令

参考文献

内容摘要:

《自己动手写CPU》使用Verilog HDL设计实现了一款兼容MIPS32指令集架构的处理器――OpenMIPS。OpenMIPS处理器具有两个版本,分别是教学版和实践版。教学版的主要设计思想是尽量简单,处理器的运行情况比较理想化,与教科书相似,便于使用其进行教学、学术研究和讨论,也有助于学生理解课堂上讲授的知识。实践版的设计目标是能完成特定功能,发挥实际作用。
  《自己动手写CPU》分为三篇。第一篇是理论篇,介绍了指令集架构、Verilog HDL的相关知识。第二篇是基础篇,采用增量模型,实现了教学版OpenMIPS处理器。首先实现了仅能执行一条指令的处理器,从这个最简单的情况出发,通过依次添加,实现逻辑操作指令、移位操作指令、空指令、移动操作指令、算术操作指令、转移指令、加载存储指令、协处理器访问指令、异常相关指令,最终实现了教学版OpenMIPS处理器。第三篇是进阶篇,通过为教学版OpenMIPS添加Wishbone总线接口,从而实现了实践版OpenMIPS处理器,并与SDRAM控制器、GPIO模块、Flash控制器、UART控制器、Wishbone总线互联矩阵等模块组成一个小型SOPC,然后下载到FPGA芯片以验证实现效果,最后为实践版OpenMIPS处理器移植了嵌入式实时操作系统μC/OS-II。

编辑推荐:

撕掉处理器“高大上”的标签
  有助于深入理解计算机组成原理、计算机体系结构
  从无到有、从小到大,介绍一款处理器的成长过程
  同作者作品推荐:步步惊“芯”——软核处理器内部设计分析
  
海报:

书籍规格:

书籍详细信息
书名自己动手写CPU站内查询相似图书
9787121239502
如需购买下载《自己动手写CPU》pdf扫描版电子书或查询更多相关信息,请直接复制isbn,搜索即可全网搜索该ISBN
出版地北京出版单位电子工业出版社
版次1版印次1
定价(元)89.0语种简体中文
尺寸24 × 19装帧平装
页数印数

书籍信息归属:

自己动手写CPU是电子工业出版社于2014.9出版的中图分类号为 TP332 的主题关于 微处理器-系统设计 的书籍。