出版社:北京航空航天大学出版社
年代:2010
定价:45.0
本书介绍新型超低压超低功耗SOC处理器C8051F9xx,共分为17章,具体内容包括C8051F9xx内核与功能总汇、可编程输入/输出端口与外设资源匹配、片上可编程基准电路与比较器、10位低功耗突发模式自动平均累加A/D转换器、片上DC/DC转换器与高效率稳压器、具有加密功能的数据程序Flash存储器。
第1章 C8051F9xx内核与功能总汇第2章 可编程输入/输出端口与外设资源匹配第3章 片上可编程基准电路与比较器第4章 10位低功耗突发模式自动平均累加A/D转换器第5章 片上DC/DC转换器与高效率稳压器第6章 具有加密功能的数据程序Flash存储器第7章 增强型循环冗余检查单元第8章 多模式外设总线扩展和片上XRAM的访问第9章 系统复位源第10章 多模式时钟发生源第11章 smaRTClock时钟单元第12章 SMBus总线第13章 异步串口UART0第14章 增强型全双工同步串行外设接口SPI0/SPI第15章 定时器
第1章 C8051F9xx内核与功能总汇第2章 可编程输入/输出端口与外设资源匹配第3章 片上可编程基准电路与比较器第4章 10位低功耗突发模式自动平均累加A/D转换器第5章 片上DC/DC转换器与高效率稳压器第6章 具有加密功能的数据程序Flash存储器第7章 增强型循环冗余检查单元第8章 多模式外设总线扩展和片上XRAM的访问第9章 系统复位源第10章 多模式时钟发生源第11章 smaRTClock时钟单元第12章 SMBus总线第13章 异步串口UART0第14章 增强型全双工同步串行外设接口SPI0/SPI第15章 定时器第16章 可编程计数器阵列第17章 综合实例应用附录A CIP51指令集附录B 特殊功能寄存器附录C C8051F9xx引脚定义及说明
本书介绍新型超低压、超低功耗SoC处理器C8051F9xx,共分为17章,具体内容包括: C8051F9xx内核与功能总汇,可编程输入/输出端口与外设资源匹配,片上可编程基准电路与比较器,10位低功耗突发模式自动平均累加A/D转换器,片上DC/DC转换器与高效率稳压器,具有加密功能的数据程序Flash存储器,增强型循环冗余检查单元(CRC0),多模式外设总线扩展和片上XRAM的访问,系统复位源,多模式时钟发生源,smaRTClock时钟单元,SMBus总线,异步串口 UART0,增强型全双工同步串行外设接口SPI0/SPI1,定时器,可编程计数器阵列,综合实例应用。综合实例应用中的例子均在C8051F930平台上调试通过,具有较强的针对性,读者可放心使用。本书所有的程序均采用C语言编程,有较强的可读性和移植性。 本书可作为工程技术人员进行C8051F系列单片机开发时的硬件和软件设计参考书,对其他类型单片机的开发也具有一定的参考借鉴价值。
书籍详细信息 | |||
书名 | 超低压SoC处理器C8051F9xx应用解析站内查询相似图书 | ||
9787512400474 如需购买下载《超低压SoC处理器C8051F9xx应用解析》pdf扫描版电子书或查询更多相关信息,请直接复制isbn,搜索即可全网搜索该ISBN | |||
出版地 | 北京 | 出版单位 | 北京航空航天大学出版社 |
版次 | 1版 | 印次 | 1 |
定价(元) | 45.0 | 语种 | 简体中文 |
尺寸 | 26 × 19 | 装帧 | 平装 |
页数 | 印数 |
超低压SoC处理器C8051F9xx应用解析是北京航空航天大学出版社于2010.5出版的中图分类号为 TP332 的主题关于 微处理器 的书籍。