出版社:清华大学出版社
年代:2012
定价:39.0
本书是高等学校教材,介绍了数字逻辑基础与Verilog硬件描述语言的基本内容,按照由简单到复杂,由基础到高级,逐步深入的顺序进行编写。
第1章 信息表示
1.1 数制
1.1.1 基本概念
1.1.2 常用数制的表示
1.2 不同数制间的转换
1.2.1 其他进制数转换为十进制数
1.2.2 十进制数转换为其他进制数
1.2.3 二、八、十六进制数间的转换
1.3 带符号二进制数的表示
1.3.1 真值与机器数
1.3.2 定点数与浮点数
1.3.3 原码
1.3.4 反码
1.3.5 补码
1.3.6 真值、原码、反码、补码之间的关系
1.4 编码
1.4.1 数值数据编码
1.4.2 非数值数据编码
本章小结
思考题1
习题1
第2章 逻辑代数基础
2.1 概述
2.2 逻辑代数中的基本概念
2.3 逻辑代数的基本运算
2.3.1 与运算
2.3.2 或运算
2.3.3 非运算
2.4 逻辑代数的基本定理及规则
2.4.1 逻辑代数的基本公理
2.4.2 逻辑代数的基本定理
2.4.3 逻辑代数的3个基本规则
2.5 逻辑函数的性质
2.5.1 复合逻辑
2.5.2 逻辑函数的基本表达式
2.5.3 逻辑函数的标准表达式
2.6 逻辑函数的化简
2.6.1 逻辑函数的代数化简法
2.6.2 逻辑函数的卡诺图化简法
2.6.3 具有无关项的逻辑函数及其化简
本章小结
思考题2
习题2
第3章 硬件描述语言(Verilog HDL)基础
3.1 概述
3.1.1 发展历程
3.1.2 Verilog HDL的特点
3.1.3 Verilog HDL模块化设计理念
3.2 Verilog HDL基础知识
3.2.1 Verilog HDL模块结构
3.2.2 Verilog HDL中的词法表示
3.2.3 Verilog HDL的数据类型
3.2.4 Verilog HDL的运算符
3.3 Verilog HDL模块的3种建模方式
3.3.1 Verilog HDL模块的结构描述方式
3.3.2 Verilog HDL模块的数据流描述方式
3.3.3 Verilog HDL模块的行为描述方式
本章小结
思考题3
习题3
第4章 组合电路的逻辑分析与设计
第5章 锁存器与触发器
第6章 时序电路概要和同步时序电路分析
第7章 典型同步时序电路的设计与应用
第8章 一般同步时序电路的设计
附录A 基于Quartus环境和Verilog HDL的电路设计与仿真实例
参考文献
本书在介绍数字逻辑基本概念和知识基础上,系统介绍逻辑电路的分析和设计方法,特别结合现代数字系统设计技术的发展,介绍基于硬件描述语言Verilog HDL的逻辑电路建模方法,并给出了所举实例代码及仿真结果。全书内容分为3部分:第1~3章介绍数字逻辑的理论基础,包括数制、码制、逻辑代数基础以及硬件描述语言基础等;第4章介绍组合电路的分析方法、常用逻辑功能电路的Verilog HDL建模方法以及典型功能模块的应用;第5~8章在分析锁存器/触发器工作原理和逻辑特性基础上,介绍同步时序电路的分析方法,分别讨论了典型和一般同步时序电路的Verilog HDL建模方法,并介绍了典型同步时序模块的应用方法。本书可作为计算机、物联网、自动控制、电子信息等专业的本科生教材,也可作为数字系统设计相关技术人员学习Verilog HDL建模方法的参考书。
书籍详细信息 | |||
书名 | 数字逻辑基础与Verilog硬件描述语言站内查询相似图书 | ||
9787302290971 如需购买下载《数字逻辑基础与Verilog硬件描述语言》pdf扫描版电子书或查询更多相关信息,请直接复制isbn,搜索即可全网搜索该ISBN | |||
出版地 | 北京 | 出版单位 | 清华大学出版社 |
版次 | 1版 | 印次 | 1 |
定价(元) | 39.0 | 语种 | 简体中文 |
尺寸 | 26 × 19 | 装帧 | 平装 |
页数 | 印数 |
数字逻辑基础与Verilog硬件描述语言是清华大学出版社于2012.8出版的中图分类号为 TP312 ,TP302.2 的主题关于 数字逻辑-高等学校-教材 ,硬件描述语言-程序设计-高等学校-教材 的书籍。
王秀娟, 魏坚华, 贾熹滨, 陈军成, 编著
(加) 布朗 (Brown,S.) , (加) 瓦拉纳西 (Vranesic,B.) , 著
徐惠民, 安德宁, 编著
李洪革, 等编著
杜建国, 编著
侯伯亨, 刘凯, 顾新, 编著
(加) 布朗 (Brown,S.) 等, 著
肖闽进, 主编
侯树文, 编