出版社:清华大学出版社
年代:2014
定价:69.0
本书内容包括Vivado设计套件的特性和7系列全面可编程FPGA器件的架构,如何由Vivado套件创建复杂数字系统设计项目,仿真系统功能,RTL分析产生网表文件,性能要求的时序约束及综合,布局布线及静态时序分析和生成位流文件等全部设计过程,基于项目和非项目批作业两种用Tcl指令的设计模式,同步设计技术、HDL编码技术、时序收敛和HLS优化等。
第1章Vivado设计套件
1.1 单一的、共享的、可扩展的数据模型
1.2标准化XDO约束文件——SDc
1.3多维度解析布局器
1.4 IP封装器、集成器和目录
1.5 Vivado HLS把ESL带入主流
1.6其他特性
1.6.1快速的时序收敛
1.6.2提高器件利用率
1.6.3增量设计技术
1.6.4 Tcl特性
1.7 Vivad0按键流程执行设计项目
1.7.1 KC705开发板实现计数器
1.7.2在Nexys4开发板实现计数器
第2章7系列FPGA架构和特性
2.1 7系列结构特点
2.1.1采用统一的7系列架构
2.1.2高性能和低功耗结合的工艺
2.2扩展7系列的UltraScale架构
2.3可配置逻辑模块CLB
2.3.1 Slice的结构和功能
2.3.2 SliceM配置为SRL
2.3.3 SliceM配置为分布式RAM
2 4 7系列专用模块:Block RAM/FIFO和DSP模块
2.4.1 Block RAM/FIFO
2.4.2 DSP模块
2.4.3 I/O模块
2.4.4时钟资源
2.5由RTL代码推论实验
2.5.1计数器程序
2.5.2实验结果
第3章创建设计项目
3.wave—gen设计概述
3.2启动Vivado
3 3仿真设计
3.3.1 添加仿真需要的信号
3.3.2运行仿真和分析仿真结果
3 4利用时钟向导配置时钟子系统
3.5产生IP集成器子系统设计
3.5.1产生IP集成器模块设计
3.5.2定制IP
3.5.3完成子系统设计
3.5.4产生IP输出产品
3.5.5例示lP到设计中
第4章RTL级分析和设计网表文件
4.1 网表文件
4.1.1 设计项目数据库
4.1.2网表文件
4.1.3推演的设计网表文件
4.1.4综合的设计网表文件
4.1.5实现的设计网表文件
4.2 RTL设计分析
4 2.1 RTL网表文件
……
第5章设计综合和基本时序约束
第6章设计实现与静态时序分析
第7章Tcl命令设计项目
第8章 同步设计技术
第9章HDL编码技巧
第10章 时序收敛
第11章硬件诊断
第12章Vivado HLS
第13章嵌入式系统Zynq设计
本书系统论述了新一代FPGA设计套件Vivado的性能、使用方法以及FPGA的开发方法。全书内容包括Vivado设计套件的特性,全面可编程FPGA器件的架构,使用Vivado套件创建复杂数字系统设计项目,仿真系统功能,RTL分析产生网表文件,性能要求的时序约束及综合,布局布线及静态时序分析和生成位流文件等全部设计过程,基于项目和非项目批作业两种用Tcl指令的设计模式,同步设计技术、HDL编码技术、时序收敛和HLS优化DSP算法等关键技术,并以实例介绍了嵌入式系统的设计方法等。本书适合作为高校电子信息类专业的实践教学用书和工程技术人员的参考用书。
《工程技术丛书:Xilinx新一代FPGA设计套件Vivado应用指南》特点:
·内容全面涵盖Vivado设计套件的所有基本的功能,包括数字系统、DSP和嵌入式系统等多种设计流程。
·技术前沿基于最新的Vivado设计套件版本,涉及FPGA最新的设计技术。
·易于实践全书结合大量实例论述,图文并茂、操作性强,便于快速动手实践。
书籍详细信息 | |||
书名 | Xilinx新一代FPGA设计套件Vivado应用指南站内查询相似图书 | ||
丛书名 | EDA工程技术丛书 | ||
9787302366836 如需购买下载《Xilinx新一代FPGA设计套件Vivado应用指南》pdf扫描版电子书或查询更多相关信息,请直接复制isbn,搜索即可全网搜索该ISBN | |||
出版地 | 北京 | 出版单位 | 清华大学出版社 |
版次 | 1版 | 印次 | 1 |
定价(元) | 69.0 | 语种 | 简体中文 |
尺寸 | 26 × 19 | 装帧 | 平装 |
页数 | 印数 | 3000 |
Xilinx新一代FPGA设计套件Vivado应用指南是清华大学出版社于2014.出版的中图分类号为 TP332.1-62 的主题关于 可编程序逻辑器件-系统设计-指南 的书籍。