Altera系列FPGA芯片IP核详解
Altera系列FPGA芯片IP核详解封面图

Altera系列FPGA芯片IP核详解

刘东华, 编著

出版社:电子工业出版社

年代:2013

定价:79.0

书籍简介:

本书内容:目前,Altera系列FPGA广泛应用于计算机、数字电路设计、通信系统、工业自动控制、仪器仪表和集成电路设计等领域,因此掌握可编程逻辑器件的应用与设计是十分重要的。本书系统介绍Altera公司的Stratix系列、Cyclone系列、Arria系列FPGA芯片所支持的应用于通信、网络、信号处理、存储、控制和接口等方面的各类IP核的结构、功能、接口、时序和参考设计等,并给出在Quartus开发工具中引用和配置IP和的方法。

书籍目录:

第1章 Altera IP核的生成和使用

1.1 概述

1.2 MegaWizard插件管理器

1.3 SOPC构造器

1.4 基于Quartus Ⅱ软件的IP核操作

1.4.1 创建工程

1.4.2 定制和向Quartus Ⅱ工程中添加IP核

1.4.3 IP核的引用

第2章 数学运算IP核

2.1 LPM类整数运算IP核

2.1.1 LPM_ADD_SUB

2.1.2 LPM_COMPARE

2.1.3 LPM_COUNTER

2.1.4 LPM_DIVIDE

2.1.5 LPM_MULT

2.1.6 LPM_ABS

2.2 ALT类整数运算IP核

2.2.1 ALTACCUMULATE

2.2.2 ALTECC

2.2.3 ALTERA_MULT_ADD

2.2.4 ALTMEMMULT

2.2.5 ALTMULT_COMPLEX

2.2.6 ALTSQRT

2.2.7 PARALLEL_ADD

2.3 浮点数运算IP核

2.3.1 概述

2.3.2 ALTFP_ADD_SUB

2.3.3 ALTFP_DIV

2.3.4 ALTFP_MULT

2.3.5 ALTFP_SQRT

2.3.6 ALTFP_EXP

2.3.7 ALTFP_INV

2.3.8 ALTFP_INV_SQRT

2.3.9 ALTFP_LOG

2.3.10 ALTFP_ABS

2.3.11 ALTFP_COMPARE

2.3.12 ALTFP_CONVERT

2.3.13 ALTFP_MATRIX_INV

2.3.14 ALTFP_MATRIX_MULT

2.4 逻辑运算IP核

2.4.1 与、或、非和异或

2.4.2 LPM_CONSTANT

2.4.3 LPM_BUSTRI

2.4.4 LPM_MUX

2.4.5 LPM_ DECODE

2.4.6 LPM_CLSHIFT

第3章 存储器IP核

3.1 LPM类存储器IP核

3.1.1 LPM_SHIFTREG

3.1.2 LPM_FF

3.1.3 LPM_LATCH

3.2 ROM和RAM IP核

3.2.1 ROM和RAM

3.2.2 RAM初始化器

3.2.3 基于RAM的移位寄存器

3.3 FIFO

3.3.1 FIFO

3.3.2 FIFO分割器

3.4 Flash存储器IP核

第4章 数字信号处理IP核

4.1 FIR编译器

4.2 CIC

4.3 NCO

4.4 FFT

第5章 数字通信IP核

5.1 RS码编译器

5.2 Viterbi编译器

5.3 CRC编译器

5.48B/10B编译码器

5.5 POS—PHY Level 4

第6章 视频和图像处理IP核

6.1 接口

6.2 滤波器

6.2.12D FIR滤波器

6.2.22D中值滤波器

6.3 混合器

6.4 Avalon—ST视频监视器

6.5 色度重采样器

6.6 裁剪器

6.7 时钟驱动的视频输入和输出

6.7.1 时钟驱动的视频输入

6.7.2 时钟驱动的视频输出

6.8 颜色面板序列器

6.9 颜色空间转换器

6.10 控制同步器

6.11 帧读取器

6.12 帧缓存器

6.13 校正器

6.14 隔行扫描器

6.15 去隔行扫描器

6.15.1 去隔行扫描器

6.15.2 去隔行扫描器Ⅱ

6.16 缩放器

6.16.1 缩放器

6.16.2 缩放器Ⅱ

6.17 切换器

6.18 测试模板生成器

6.19 跟踪系统

第7章 输入/输出IP核

7.1 时钟控制块IP核

7.2 锁相环(PLL)IP核

7.3 LVDS收发器IP核

7.4 双数据速率I/O IP核

7.5 ALTDLL和ALTDQ_DQS IP核

7.6 I/O缓存IP核

第8章 接口IP核

8.1 ASI

8.210/100/1000 Mbps以太网IP核

8.3 DDR和DDR2 SDRAM控制器

8.4 DDR和DDR2 SDRAM HPC和ALTMEMPHY IP核

8.5 PCI编译器

8.6 PCI Express编译器

8.7 RapidIO IP核

8.8 SDI IP核

第9章 FPGA调试IP核

9.1 SignalTap Ⅱ逻辑分析仪

9.2 系统内的源和探测器(ISSP)

9.3 虚拟JTAG

9.4 串行Flash加载器

9.5 并行Flash加载器

参考文献

内容摘要:

本书详细讲述了Altera FPGA的IP核,使读者更加深入地理解FPGA的开发和应用Altera IP核是面向Altera可编程逻辑门阵列(FPGA)芯片优化的、实现电子设计中常用功能的封装模块。本书以Altera公司的Arria、HardCopy、Cyclone和Stratix系列FPGA芯片为基础,详细介绍各类IP核的特点、接口信号以及功能描述,并对部分IP核的信号时序进行分析。全书共分9章,首先介绍在Quartus II软件中生成和使用Altera IP核方法,然后按照IP核的功能分类详细介绍用于数学运算、数据存储、数字信号处理(DSP)、通信和网络、图像处理、输入/输出、通信接口以及FPGA调试验证的Altera IP核。【作者简介】刘东华,男,内蒙古人,博士,副教授,2002年毕业于国防科技大学,获信息与通信工程专业博士学位,2004年入中国科学院计算技术研究所计算机科学与技术博士后流动站,2006年出站。曾参与完成科研项目十余项,发表相关学术论文二十余篇,主讲本科生课程《信息论与编码》、研究生课程《纠错编码》和博士生选修课《高级编码技术研讨》,主要研究方向为信息论与信道编码。

书籍规格:

书籍详细信息
书名Altera系列FPGA芯片IP核详解站内查询相似图书
丛书名FPGA应用技术丛书
9787121218767
如需购买下载《Altera系列FPGA芯片IP核详解》pdf扫描版电子书或查询更多相关信息,请直接复制isbn,搜索即可全网搜索该ISBN
出版地北京出版单位电子工业出版社
版次1版印次1
定价(元)79.0语种简体中文
尺寸26 × 19装帧平装
页数印数

书籍信息归属:

Altera系列FPGA芯片IP核详解是电子工业出版社于2014.1出版的中图分类号为 TP332.1 的主题关于 可编程序逻辑器件 的书籍。