出版社:人民邮电出版社
年代:2008
定价:39.0
本书讲述如何获得高速CMOS电路,这正是高速集成电路设计师们渴望获得的技术。在设计中,我们往往面对无数的选择,本书将告诉我们如何将这些选择变得更容易和更有技巧。本书提供了一个简单而普遍有效的方法,用于估计拓扑、电容等因素造成的延迟。 本书实用性强,适合集成电路设计师以及相关专业的师生。
1TheMethodofLogicalEffort
1.1Introduction
1.2DelayinaLogicGate
1.3MultistageLogicNetworks
1.4ChoosingtheBestNumberofStages
1.5SummaryoftheMethod
1.6ALookAhead
1.7Exercises
2DesignExamples
2.1TheANDFunctionofEightInputs
2.2Decoder
2.3SynchronousArbitration
2.4Summary
2.5Exercises
3DerivingtheMethodofLogicalEffort
3.1ModelofaLogicGate
3.2DelayinaLogicGate
3.3MinimizingDelayalongaPath
3.4ChoosingtheLengthofaPath
3.5UsingtheWrongNumberofStages
3.6UsingtheWrongGateSize
3.7Summary
3.8Exercises
4CalculatingtheLogicalEffortofGates
4.1DefinitionsofLogicalEffort
4.2GroupingInputSignals
4.3CalculatingLogicalEffort
4,4AsymmetricLogicGates
4.5CatalogofLogicGates
4.6EstimatingParasiticDelay
4.7PropertiesofLogicalEffort
4.8Exercises
5CalibratingtheModel
5.1CalibrationTechnique
5.2DesigningTestCircuits
5.3OtherCharacterizationMethods
5.4CalibratingSpecialCircuitFamilies
5.5Summary
5.6Exercises
6AsymmetricLogicGates
6.1DesigningAsymmetricLogicGates
6.2ApplicationsofAsymmetricLogicGates
6.3Summary
6.4Exercises
7UnequalRisingandFallingDelays
7.1AnalyzingDelays
7.2CaseAnalysis
7.3OptimizingCMOSP/NRatios
7.4Summary
7.5Exercises
8CircuitFamilies
8.1Pseudo-NMOSCircuits
8.2DominoCircuits
8.3TransmissionGates
8.4Summary
8.5Exercises
9ForksofAmplifiers
9.1TheForkCircuitForm
9.2HowManyStagesShouldaForkUse?
9.3Summary
9.4Exercises
10BranchesandInterconnect
10.1CircuitsThatBranchataSingleInput
10.2BranchesafterLogic
10.3CircuitsThatBranchandRecombine
10.4Interconnect
10.5ADesignApproach
10.6Exercises
11WideStructures
11.1Ann-inputANDStructure
11.2Ann-inputMullerC-element
11.3Decoders
11.4Multiplexers
11.5Summary
11.6Exercises
12Conclusions
12.1TheTheoryofLogicalEffort
12.2InsightsfromLogicalEffort
12.3ADesignProcedure
12.4OtherApproachestoPathDesign
12.5ShortcomingsofLogicalEffort
12.6PartingWords
CastofCharacters
ReferenceProcessParameters
SolutionstoSelectedExercises
BIBLIOGRAPHY
INDEX
为了满足速度需求,集成电路设计师常常要痛苦地在无数选择中反复调整自己的设计,费时费力。两位计算机科学大师针对这一问题提出了一种简单而普遍有效的方法:LogicalEffort。本书就是他们对这一方法全面而生动的阐述。 通过本书,你不仅能够迅速地理解和掌握LogicalEffort方法,大大提高自己的工作效率,而且还能从大师著作的字里行间领悟到更多思想精髓。 本书讲述如何获得高速CMOS电路,这正是高速集成电路设计师们渴望获得的技术。在设计中,我们往往面对无数的选择,本书将告诉我们如何将这些选择变得更容易和更有技巧。本书提供了一个简单而普遍有效的方法,用于估计拓扑、电容等因素造成的延迟。 本书实用性强,适合集成电路设计师以及相关专业的师生。
书籍详细信息 | |||
书名 | 高速CMOS电路设计:Logical Effort方法站内查询相似图书 | ||
丛书名 | 图灵原版电子与电气工程系列 | ||
9787115195982 如需购买下载《高速CMOS电路设计:Logical Effort方法》pdf扫描版电子书或查询更多相关信息,请直接复制isbn,搜索即可全网搜索该ISBN | |||
出版地 | 北京 | 出版单位 | 人民邮电出版社 |
版次 | 1版 | 印次 | 1 |
定价(元) | 39.0 | 语种 | 英文 |
尺寸 | 26 | 装帧 | 平装 |
页数 | 128 | 印数 | 2000 |
高速CMOS电路设计:Logical Effort方法是人民邮电出版社于2009.01出版的中图分类号为 TN432.02 的主题关于 互补MOS集成电路-电路设计-英文 的书籍。
(美) 贝克 (Baker,R.J.) 等, 著
(土) 库逊 (Karsun,V.) , (美) 弗雷德曼 (Friedman,E.G.) , 著
(美) 贝克 (Baker,R.J.) 等, 著
(美) 贝克 (Baker,R.J.) , 著
(美) 贝克 (Baker,R.J.) , 著
(美) 李 (Lee,T.H.) , 著
(美) 贝克 (Baker,R.J.) 等, 著
(美) 布克 (Baker,R.J.) , 著
孙肖子, 主编